Informujemy, iż nasze strony wykorzystują technologię plików cookies a jednocześnie nie zbierają w sposób
automatyczny żadnych informacji, z wyjątkiem informacji zawartych w tych plikach (tzw. „ciasteczkach”).
zamknij
UEINet-PAC
  • UEINet-PAC

UEInet-PAC

1 445,00 €
Netto
1 slotowa "kostka" PAC, 1G Ethernet
CPU
Karta SD
dysk SS
PAC (programowany kontroler), 1 slot na moduł we/wy analogowych, czujniki i moduł interfejsu, idealne do aplikacji HIL, Ethernet 1G,  użytkownik ma możliwość doboru odpowiedniej konfiguracji: wielkość dysku SSD, pojemność karty SD, IEEE-1588, wykonanie z procesorem umożliwiającym szyfrowanie.

Chassis zawiera dwa podstawowe moduły: moduł CPU i moduł komunikacyjny. Ich zadaniem jest sterowanie pracą zainstalowanych w chassis modułów pomiarowych (we/wy analogowe i binarne, bezpośrednia obsługa czujników, interfejsy komunikacyjne). Moduł CPU z zainstalowanym jądrem systemu operacyjnego czasu rzeczywistego (Linux, kernel 4.4.x or VxWorks 6.9.x) wykonuje opracowany przez użytkownika program realizujący założony algorytm.

Proces opracowywania aplikacji docelowej:
  • Implementacja w języku C (ANSI C) założonego algorytmu
  • UEIPAC pracuje w trybie PowerDNA, pod kontrolą Windows/Linux.
  • Projektant pokonuje cały cykl związany z opracowywaniem programu docelowego: kodowanie algorytmu, testowanie, usuwanie błędów, itd.
  • Z chwilą uzyskania poprawnie działającej wersji, program w języku C kompilowany jest kompilatorem skrośnym do postacji egzekucyjnej w module UEIPAC.
  • Po zapisaniu wersji egzekucyjnej w pamięci wewnętrznej, UEIPAC przełączany zostaje w tryb pracy PAC (autonomiczny kontroler)
  • Czynności wcześniej wymienione powtarzane są dotąd, aż testy uruchomieniowe wykażą zgodność działania opracowywanej aplikacji z założeniami projektowymi.
Charakterystyka:
  • Rozwiązanie kompaktowe i wytrzymałe
  • 1 slot na moduł we/wy systemu PowerDNA
  • Ethernet 1G
  • Opcje: IEEE-1588, 8347E Encryption, dysk SSD
  • Zastosowanie w aplikacjach HIL (Hardware-in-the-loop)
  • RTOS Linux, VxWorks
  • Elastyczność: ponad 30 dostępnych kart we/wy, w tym A/D, D/A, cyfrowe I/O, licznik/zegar, enkoder kwadraturowy, komunikacja szeregowa, CAN i ARINC 429
  • Inne specyfikacje: patrz "kostka" UEInet

Uwaga: oprogramowanie narzędziowe "UEIPAC Linux TK" oraz "UEIPAC VxWorks BSP" nabywane są oddzielnie. 

UEIPAC-100-1G-00-00-00-PA

Opis

Interfejs/magistrala
Ethernet (dna)
Funkcja chassiss
PAC
CPU
IEEE-1588
IEEE-1588, 8347 encryption
standard

Pliki do pobrania

UEIPAC

karta katalogowa/datasheets

Pliki do pobrania (345.35k)

Zobacz także